### **Sistemas Embebidos**

**CPUs** 

1

### **Sumário - CPUs**

- z Input e output
- z Interrupts
- z Modo Supervisor, exceções, *traps*
- z Co-processadores

#### Dispositivos de I/O

- Normalmente inclui alguns componentes não digitais
- z Interface digital típico do CPU:



3

3

### Aplicação: 8251 *UART*



- Universal Asynchronous Receiver Transmitter (UART): fornece comunicação em série.
- z Funções do 8251 estão integradas no chip de interface padrão dos PCs (portas de serie)
- z Permite que sejam programados vários parâmetros de comunicação.

## Comunicação em série

- z Carateres são transmitidos separadamente
- Z Todos começam com um bit "0" e terminam com um bit "1":



5

5

# Parâmetros de comunicação em série

- Z Baud (bit) rate (nº mudanças de sinal por segundo) (velocidade da comunicação)
- Número de bits por caratere.
- z Com ou sem paridade (verificação de erros)
- Paridade par ou ímpar.
- Z Comprimento do bit de paragem (1, 1.5, 2 bits). (sinaliza o fim da comunicação)

#### **Interface CPU 8251**



7

7

# Programação *I/O*

- I/O pode suportar dois tipos de instruções:
  - y Instruções de propósito especial I/O;
  - y Instruções load/store memória mapeada.
- *Intel x86* fornece instruções *in, out*. Maioria dos outros *CPUs* utilizam memória mapeada I/O.
- z Instruções I/O não impedem o uso de memória mapeada I/O.

### Memoria mapeada I/O ARM

#### Define location for device:

DEV1 EQU 0x1000

z Read/write code:

```
LDR r1, #DEV1; set up device adrs
LDR r0, [r1]; read DEV1
LDR r0, #8; set up value to write
STR r0, [r1]; write value to device
```

9

#### Peek e poke

Traditional HLL interfaces:

```
int peek(char *location) {
  return *location; }

void poke(char *location, char
  newval) {
  (*location) = newval; }
```

### Interface de Interrupções I/O

- As interrupções permitem que um dispositivo altere o fluxo de controlo do CPU
  - y Provocam a chamada de uma sub-rotina (ISR) para gerir o dispositivo



*ISR* = *interrupt service routine* 

11

11

## Comportamento de Interrupção

- z Baseado no mecanismo de chamada de uma sub-rotina
- A interrupção força a próxima instrução a ser uma chamada a uma sub-rotina para uma localização predeterminada
  - y O endereço de retorno é gravado para permitir a retoma ao *foreground program*.

# Interface físico interrupção

- O CPU e o dispositivo estão conectados pelo barramento do CPU
- Negociação do CPU e dispositivo (handshake):
  - y dispositivo alega pedido de interrupção;
  - y *CPU* reconhece a interrupção (*acknowledge*) quando puder lidar com ela.

13

#### 13

#### **Prioridades e vetores**

- Dois mecanismos permitem tornar as interrupções mais específicas:
  - y Prioridades determinam quais as interrupções que acedem ao *CPU* mais rapidamente
  - y Vetores determinam que código é chamado para cada tipo de interrupção
- Z Os mecanismos são ortogonais: a maioria do CPUs fornecem ambos

## Interrupções prioritárias



15

15

# Prioridades de Interrupções

- Masking: interrupções com prioridade inferior à interrupção atual não são reconhecidas enquanto a interrupção não estiver completa
- Non-maskable interrupt (NMI): prioridade de maior valor, nunca é mascarada.
  - y Frequentemente utilizada para *power-down*

# Exemplo: I/O Prioritários



17

# **Vectores de Interrupt**

- Permite que diferentes dispositivos sejam manipulados por códigos diferentes.
- z Tabela de vetores de Interrupts:



# Atribuição de vetores de Interrupts



19

# Mecanismo de interupções genérico



## Sequência de Interrupção

- 1. CPU afirma o pedido (ACK)
- 2. Dispositivo envia o vetor
- 3. CPU chama o *handler*
- 4. Software processa o pedido
- 5. CPU restaura o estado ao programa *foreground*

21

21

# Fontes da sobrecarga do interrupt

- z Tempo de execução do *Handler*.
- z Sobrecarga do mecanismo do *interrupt*.
- Save e restore dos registos
- z Penalizações relacionadas com *pipeline*.
- z Penalizações relacionadas com *cache*.

# Interrupções do ARM

- z ARM7 suporta 2 tipos de interrupções:
  - y Fast interrupt requests (FIQs) Interrupts mais rápidos, permitem atalhar algumas etapas do handler
  - y Interrupt requests (IRQs)
- z A tabela de interrupções inicia-se na localização 0

23

23

# Procedimento de interrupções do *ARM*

- Z Ações do CPU:
  - y Salva o PC. Copia CPSR para o SPSR.
  - y Força os bits no CPSR a guardar a interrupção
  - y Força o PC para o vetor
- z Responsabilidades do *handler*:
  - v Restaura o PC correto.
  - y Restaura CPSR do SPSR.
  - y Limpa (interrupt disable flags).

**SPSR** - saved program status register **CPSR** - Current program status register **PC** - program counter

# Latência das interrupções do *ARM*

- O pior caso de latência para resposta a uma interrupção é de 27 ciclos:
  - y 2 ciclos para sincronizar o pedido externo
  - y Até 20 ciclos para completar a instrução em curso
  - y 3 ciclos para abortar dados
  - y 2 ciclos para entrar no estado de *handling* da interrupção

25

25

#### **Modo Supervisor**

- Proporciona uma forma de proteção de memória entre programas
  - y Impede a corrupção de memória
- Necessidade de modo supervisor para gerir os vários programas

### **Modo Supervisor do ARM**

Uso da instrução SWI (software interrupt) para entrada no modo supervisor, ex:

SWI CODE\_1

- Z Define PC em 0x08
- O argumento para o SWI é passado com o código do modo supervisor
- z Salva CPSR no SPSR

27

27

#### Exceção

- z Exceção: erro detetado internamente
- z As exceções são síncronas com instruções mas imprevisíveis
- O mecanismo de exceções está no topo do mecanismo de interrupções
- z As exceções são habitualmente priorizadas e vetorizadas
- Um exemplo simples é a divisão por zero

#### **Trap**

- z Trap (interrupção de software): exceção gerada por uma instrução/processo
  - y Exemplos: Chamada do modo supervisor, acesso à memória inválido, etc.
- O ARM utilizada a instrução SWI para as traps

29

29

#### **Co-processador**

- Z Co-processador: unidade de funcionamento invocada por uma instrução
  - y Ex: co-processador de vírgula flutuante, ALU
- O ARM permite até 16 co-processadores
  - O co-processador de vírgula flutuante utiliza as unidades 1, 2

# **Sistemas Embebidos**

Ficha de trabalho nº3